apua PLL muotoilu pe3236, output> 8 GHz

C

cdlonesome

Guest
Miten?
tarpeen DDS PLL?
Tarvitsen sugestions, kiitos<img src="http://www.edaboard.com/images/smiles/icon_eek.gif" alt="Järkyttyi" border="0" />
 
Topologia hybrid DDS PLL Synthesizer:

[1] DDS käytetään referenssi on PLL-syntetisaattori.Sinun pitäisi olla awared köyhien laajakaistan vääriä suorituskyky DDS clcok.Tarvitse huolehtia DDS kellon vuotoja, aliasing tuotteita.Etu: Vaihe melu DDS kellon saa jaettua, ja voit muuttaa taajuutta hyvin nopeasti.

[2] teidän PLL, koska tuotanto on 8 GHz: n alueella, luultavasti noin alhainen, jotta taajuuksien MUTLIPLIER oman suunnittelun Ehdota tehdä 4GHz PLL-piiri, jonka jälkeen x2 taajuuden kertoja.Voit saada 6GHz PLL IC alkaen Analog Devices.Taajuus kerroin voi myös toimia puskurina piiri eristää PLL piiri ulkoisia piirit, kuten lähetin, jotta ulkoinen vaikuttaa PLL suorituskykyyn.

Joitakin vuosia sitten, Qualcomm on hakemuksen muistion hybridi DDS PLL suunnittelu.Ehkä haluat tehdä tutkimusta tästä aiheesta.

<img src="http://www.edaboard.com/images/smiles/icon_cool.gif" alt="Viileä" border="0" />
 
Hello guanchoon;
Voitko ladata sovelluksen.Huomautus foorumi?Myös, mitä mieltä tästä ajatuksesta:tuottaa widaband syntetisaattorin avulla DDS ja taajuuden kertojaOnko teillä kokemusta tästä ajatuksesta?

 

Welcome to EDABoard.com

Sponsor

Back
Top