DDR2 FPGA-liitäntä verrattuna?

K

kormesii

Guest
Mikä on max tietoja tavua, jotka voidaan vaihtaa MV FPGA-ja DDR2-muistia spartan3 laite?Eli Max DATA throughtput tavua / s, että CNA olisi tallennetaan DDR2-muistia?
Onko joku tietää laskintyökalu ja DDR2 muistit eli CLK vs tiedonsiirtonopeus?
Tnx!

 
En ole varma, kuinka nopeasti Spartan-3 voi tehdä sen, mutta tämä Xilinx Application Note voi auttaa sinua:
"DDR2 SDRAM Memory liitäntä Spartan-3 FPGA"
http://www.xilinx.com/support/documentation/application_notes/xapp454.pdf

Että app muistiossa mainitaan XAPP768c (esim. HDL-koodi), jonka voit ehkä saada rekisteröinnillä / Kirjaudu Xilinx.Tai ehkä löydät sen Google-haku.
http://www.xilinx.com/products/design_resources/mem_corner/resource/xaw_dram_ddr.htm

Suurin DDR2 tiedonsiirtonopeus on helppo laskea yksinkertaisesti kertomalla väylän leveys on kaksi kertaa kellotaajuudella.Esimerkiksi, jos DDR2 on 4 tavua laaja ja kellon on 200 MHz, sitten korkein siirtonopeus on 1600 megatavua sekunnissa.Tietenkin, saatat menettää joitakin nopeasti, jos teet ylimääräisiä Päivitä jaksoa tai ei ole paras mahdollinen ajoitus jaksoissa.Fiksu rekisterinpitäjä voi käyttää erilaisia DDR2 ajoitus tekniikoita piilottaa yläpuolella kierrosta.

 

Welcome to EDABoard.com

Sponsor

Back
Top