M
mohamedabouzied
Guest
Hei, Kaikki
Olen deisgned yksi PLL kuin taajuusvälillä syntetisaattori
i suunniteltu silmukkaselaimessa suodatinta käyttäen Matlab käyttäen S verkkotunnuksen.
Kaikki lohkot, Charge pumppu pfd, vco ja jakaja on tehnyt transistori tasolla
kun i simuloida niitä kaikkia palautetta loop käyttäen ohimenevä analyysi kadenssi
käyrä jännitteen valvonta on kummallinen käytös.
Ensinnäkin se menee kaiken valvonnan ja on hyvä ylityksen
sitten, sen arvo vähenee, mikä on hyvä merkki
mutta fter jonkin aikaa, se alkaa kasvaa jälleen kaivamaan tiensä Vdd valitettavasti.
miksi tämä viimeinen syntyy ppear?
mikä on poosible ongelma minun muotoilutoimistot?
thanx etukäteen
MohamedAbouzied
Olen deisgned yksi PLL kuin taajuusvälillä syntetisaattori
i suunniteltu silmukkaselaimessa suodatinta käyttäen Matlab käyttäen S verkkotunnuksen.
Kaikki lohkot, Charge pumppu pfd, vco ja jakaja on tehnyt transistori tasolla
kun i simuloida niitä kaikkia palautetta loop käyttäen ohimenevä analyysi kadenssi
käyrä jännitteen valvonta on kummallinen käytös.
Ensinnäkin se menee kaiken valvonnan ja on hyvä ylityksen
sitten, sen arvo vähenee, mikä on hyvä merkki
mutta fter jonkin aikaa, se alkaa kasvaa jälleen kaivamaan tiensä Vdd valitettavasti.
miksi tämä viimeinen syntyy ppear?
mikä on poosible ongelma minun muotoilutoimistot?
thanx etukäteen
MohamedAbouzied