S
skythunder
Guest
Hei kaikki,
Minulla on kysymys.Kuten tiedämme, HSPICE tulostiedostoon voi antaa meille paljon hyödyllistä tietoa piirin käyttäytymistä.Esimerkiksi, emme voi tietää, MOS-transistori on kylläisyys alueella, tai lineaarinen, tai katkaista.Ja me tiedämme kaikki transistori on GM, GDS, tunnukset, viidennen, Gdsat ja niin edelleen.Siksi voimme arvioida, onko meidän piiri on oikeassa tilassa.
Kuitenkin erillinen piirien kuten kytketty kondensaattori suodatin, missä määrin luotamme antamien tietojen tulostetiedostoon.Transistorit, koska kytkin näkyvät joko pysäytin tai lineaarinen, koska seurauksena, transistorit ja FPC näkyvät eri valtiossa.Ne ovat mahdollisesti kylläisyyttä, lineaarinen tai katkaista samoin.
Kysymykseni onkin, jos kriittinen transistori, kuten panos transistorin ja FPC (joka on yhteydessä kytkin) näkyy rajataajuus valtion tulostetiedostoon jälkeen HSPICE simulaatio, jossa valinta pitäisi tehdä?Oma CTRLR suunnittelu menee pieleen tai on mahdollista tapahtua?PS: minun MCU toimii hyvin kaikilla nurkkaan tapauksessa jatkuvasti piirejä.
Toivon, että saan kysymykseni selkeä ja toivovat lisää kommentteja.
Muuten, on ohimenevää simulaatio, jolloin kohta ei tulostetiedostoon Show?
En toimii Analoginen suunnitteluympäristö Cadence.(Tiedän HSPICE PC voi ilmoittaa jolloin kohta tuloksia, mutta miten se ADE, se tukee vain kaavamaisen panosta, eikä netlist input)
Kiitos
Minulla on kysymys.Kuten tiedämme, HSPICE tulostiedostoon voi antaa meille paljon hyödyllistä tietoa piirin käyttäytymistä.Esimerkiksi, emme voi tietää, MOS-transistori on kylläisyys alueella, tai lineaarinen, tai katkaista.Ja me tiedämme kaikki transistori on GM, GDS, tunnukset, viidennen, Gdsat ja niin edelleen.Siksi voimme arvioida, onko meidän piiri on oikeassa tilassa.
Kuitenkin erillinen piirien kuten kytketty kondensaattori suodatin, missä määrin luotamme antamien tietojen tulostetiedostoon.Transistorit, koska kytkin näkyvät joko pysäytin tai lineaarinen, koska seurauksena, transistorit ja FPC näkyvät eri valtiossa.Ne ovat mahdollisesti kylläisyyttä, lineaarinen tai katkaista samoin.
Kysymykseni onkin, jos kriittinen transistori, kuten panos transistorin ja FPC (joka on yhteydessä kytkin) näkyy rajataajuus valtion tulostetiedostoon jälkeen HSPICE simulaatio, jossa valinta pitäisi tehdä?Oma CTRLR suunnittelu menee pieleen tai on mahdollista tapahtua?PS: minun MCU toimii hyvin kaikilla nurkkaan tapauksessa jatkuvasti piirejä.
Toivon, että saan kysymykseni selkeä ja toivovat lisää kommentteja.
Muuten, on ohimenevää simulaatio, jolloin kohta ei tulostetiedostoon Show?
En toimii Analoginen suunnitteluympäristö Cadence.(Tiedän HSPICE PC voi ilmoittaa jolloin kohta tuloksia, mutta miten se ADE, se tukee vain kaavamaisen panosta, eikä netlist input)
Kiitos