Jitter ongelma PLL

V

Vitamiini-C

Guest
Hei, All,

Olen Jitter ongelma, jolla on PLL piiri.Minun suunnittelu on bandgap piiri, joka tuottaa viittauksia sääntelijä ja myös jännite valvoa keskusta jännitettä varten VCO (differentiaalinen ring oscillator).

Euroopan Jitter on niinkin korkea kuin 0.20UI.Minun ongelmani on se, että kun sääntelijä tuotos on ladattu kanssa kondensaattori ja vastus (rinnakkain) Euroopan Jitter on
suuresti parani 0.05UI.En tiedä, mikä aiheuttaa tämän ongelman
ei kukaan ole mitään käsitystä?

Thanks in advance,
Vita

 
Sanoa mitään näkemättä piiri on vaikeaa.
Jos postitat kaavamaisen oman piirin voi olla,
voin auttaa sinua.

Kiitos, [/ url]

 
Hei,
Minulla oli samanlainen ongelma ... thats Jitter vuonna PLL.Mutta minun piiri
didnt hyödyntää BandGap, sen sijaan se käyttää Vdd_a.

Nyt ongelma minun piiri oli, että Jitter johtui virransyöttöön melua.

Ja sinun tapauksessa Jitter johtuu lastausta.No kuulostaa mielenkiintoinen.

Lets nähdä,
voitteko lyhyesti enemmän oman piirin tiedot, topologiasta viive osia?syöttöjännite?inter node kapasitanssi?

Mutta sen vaikea tajuta tämä.
Hurraa,
Gold_kiss

 
Olen uudelleen valtion kysymykseen, coz Tein virheen.
Kuormausalueen olisi bandgap tuotoksen sijasta sääntelijä

Olen Jitter ongelma, jolla on PLL piiri.Minun suunnittelu on bandgap piiri, joka tuottaa viittauksia sääntelijä ja myös jännite valvoa keskusta jännitettä varten VCO (differentiaalinen ring oscillator).

Euroopan Jitter on niinkin korkea kuin 0.20UI.Minun ongelmani on se, että kun bandgap

tuotos on ladattu kanssa kondensaattori ja vastus (rinnakkain) Euroopan Jitter on
suuresti parani 0.05UI.En tiedä, mikä aiheuttaa tämän ongelman
ei kukaan ole mitään käsitystä?

Thanks in advance,

 
Mitä tapahtuu, jos jätät vastus, eikä se ole laskenut kondensaattori?

Luulen että kondensaattori ei ole mitään vaikutusta.

The resisitor auttaa joitakin mos transistorit (jos käytössä) olevan saturaatio alueella.

Kuten sanoin, jos lähetät piirikaavio, voi olla,
voin auttaa sinua.Kiitos

 
on olemassa kaksi vaihtoehtoa:
1.ajo-valmiutta bandgap ei riitä, joiden avulla
"erittäin impedanssi piste, joten jos kaikki melu couple siihen, se ei pysty
sen vähentämiseksi.
2.vaiheen marginaali teidän bandgap valvonta silmukka ei enoguh

 
sääntelyelimellä on hyvin hidas vasteaika (tyypillinen kaistanleveys on 1MHz) ja vcc melu voi vain poistaa kondensaattori alkaen vcc on groung, sääntelijä vain lataa cap
voit olla useita raja ~ laituri on ~ uF kattamaan eri melu valikoima

 
Puhuitte bandgap valvontaa keskustassa taajuus on VCO.Teitkö tarkistaaksesi jännitteen tuotos on bandgap ajoissa verkkotunnuksen kanssa ja ilman sitä kondensaattori.Jos se on meluisa ilman korkkia tämä aiheuttaa Jitter.

 

Welcome to EDABoard.com

Sponsor

Back
Top