Kannattavat STA ja-nopeus testi

M

michealwolf

Guest
1. menneisyydessä, skannaus toimivat paljon harvemmin. Meidän ei tarvitse testata siru nopeus (viive). Tämä tarkoittaa STA marginaali on riittävän suuri, jopa ole yksi kuolla on ajoitus. 2. prosessi kutistuu alle 65nm. at-nopeus testi saattaa tarvita. Mitä tehdä tämän tapahtua? Emme voi pitää riittävän marginaalin STA? tai STA voi olla malli siru accuratly? tai OCV tehdä Corner perustuu STA-riitä? Mitä sinä mieltä? Thanks.
 
Hi ... Aluksi "2. Prosessi kutistuu alle 65nm. At-nopeus testi voi tarvita. Mitä tehdä tämän tapahtua? Emme voi pitää riittävän marginaalin STA? Tai STA pysty malli siru accuratly? Tai OCV tehdä Corner perustuu STA-riitä? "kuten Tech solmu laskee, on enemmän kaistanleveyttä taajuudella. niin eevn korkeammat taajuudet voidaan saavuttaa loewring kanavan pituus. kun tekee STA, OCV, kompensointikertoimet saattaa tarjota vankka ajoitus analyysi. Mutta alemmilla teknologia solmuja, epäpuhtaudet, prosessi muunnelmia efects todennäköisemmin. ja on viisikymmentäyhdeksän yli kaksitoista reaaliaikaisesti efektien heikentävän sinun surmasi määrä signaalien kriittiset polut reaaliajassa siru. Joten kello-nopeus testaus on myös yhtä tärkeää. kuten tech solmu alaslaskettaessa, koska complexcity stuckat viat ei välttämättä yksin palveltava testaus valmistusvirheet. kuin solmu laskee alas, se vaikuttaa alueella, ajoitus, voima, keinu jne.. niin, hyvin pieni prosessi vaihtelu saattaa aiheuttaa merkittävää vaikutusta siru suorituskykyyn. niin, yhtä tärkeää tehdä vankkoja STA (OCV, kuormitettavuus pienenee jne.) sekä atspeed testaus. Terveisin, Sunil budumuru
 
Kiitoksia sinulle vastauksen. Olen vähän hämmentynyt. Anna minun kysyä eri tavalla. 1. On mahdotonta tehdä riittävän vahva STA välttää at-nopeudella testaus alempi solmu. Syynä on: jonkin verran epäpuhtauksia voi vaikuttaa ajoitukseen, ja 130nm kuin solmu ei? tai alempi solmu prosessin viive on paljon hajottaa, on mahdotonta tehdä riittävän marginaalin, kun STA. 2. Mitä sinä lausunnon Tilastollinen STA? Miten SSTA vaikuttaa koko ASIC virtaus? Miten SSAT vaikuttaa suunnittelu marginaali (tai tuotto)? Mielestäni ehkä on jotakin yhteyttä at-nopeustesti ongelma. Kiitos
 

Welcome to EDABoard.com

Sponsor

Back
Top