Kauko Pimentäminen I / O

D

darrenbkl

Guest
Hei kaikki, on kysymys tässä on se, mitä on tehtävä RBI, RBO ja LT PIN-7447 BCD-7segent dekooderi IC?Se näyttää loukataan nollaan 7 segmentin näyttö, mutta en tiedä miten se toimii.Tietoja LT, en vain tiedä, on yhteyden VCC, voi joku selittää minulle?THX:)

 
input.

LT on LAMP TEST
tulo.Se on aktiivinen pieni silloin, kun on looginen taso on 1, se ei ole vaikutusta, kun on looginen taso on 0, jokainen lähtö on aktiivinen, joten voit tarkistaa, onko segmentin tai tuotosta on rikki.
is used in multi-digit display and should be connected to the RBO of the previous digit (the digit to the left).

RBI on RIPPLE pimennyksen
käytetään usean numeron näyttö ja pitäisi liittää RBO edellisen numeron (numeron vasemmalla).Tällä tavalla voit välttää näyttämästä perään "0", jos ei tarvita kuin sinä käsin numero kirjallisesti.Tällä tavoin, esimerkiksi multidigit numero "00123" näyttää kuin "__123" ja "02034" näyttää kuin "_ 2034" (jossa "_" on tarkoitettu off numeroinen).Tämä temppu oli käytössä, kun digitaaliset piirit eivät ole niin älykäs kuin nyt mikro.

 
cool, THX.Olen ma newbie sähköisessä tavaraa, vielä tällä hetkellä tekee läppä floppi ja laskuri: (
Yritän liittää 7490 counter --- 7447 --- 7 segmentin näyttö käyttää Multisim, se toimii.Mutta miksi, kun vaihtaa radalla, näytössä näkyy epävakaa?Tarkoitan, kun näyttö muuttuu numero muihin, sanokaamme 4-5, välillä siirtyminen on jonkin verran epävakaa tila näyttö.on se syy, jonka etenemisviive on sarja aaltoilu counter yhteys?

 
Don't think so.Leviäminen aika standardi TTL on erittäin nopeaa.Ehkä jotkut pin jättää auki vaikka TTL-logiikkaa, unconnect pin pitäisi lukea "1".

Kokeile lähettämistä kaavamainen.

 
<img src="http://img156.imageshack.us/img156/7440/7490sm7.th.png" border="0" alt="Ripple Blanking I/O" title="Aaltoilu Blanking I / O"/>

Lisätään 35 minuuttia:http://pdf1.alldatasheet.com/datasheet-pdf/view/51095/FAIRCHILD/74LS90.html

Tämä on DM74LS90 lomakkeessa, jossa olin hämmennystä 7490 kaavio.Kello panos B on otettava 2. ja 4. läppä floppi vain, ja 2. FF: n J panos on määriteltävä, 4. FF: n Q Bar tuotannosta.ja 4. FF K-panos on määriteltävä sen Q tuotantoa.
Miten tämä toimii käytännössä i dun ymmärtää.
THX ohjaamiseen

<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Erittäin Happy" border="0" /><img src="http://www.edaboard.com/images/smiles/icon_cry.gif" alt="Crying or Very sad" border="0" />
 
Circuit näyttää periaatteessa oikein.
Vain joitakin Huom:

* Kellotaajuus 1kHz on erittäin suuri näyttö.Sinulta ei näy numero muuttuu.Kokeile paljon harvemmin kuin 1 tai 2 Hz

* BI / RBO pin on outo input / output pin.Jätä se kytkemättä

* Kokeile samoin LT ja RBI.Kun TTL-logiikka (kuten LS perhe), liity pin vastaa Logic "1" (mutta tämä ei pidä paikkaansa CMOS-logiikka, jossa jokainen pin hiiret liitetään Secure Digital taso)

* Todellisessa piirin käyttöön 0.1UF ohittaa keraaminen kondensaattori lähellä kuin mahdollista poer nastat laitteen

 
Wat ei 0.1UF korkki tehdä?u tarkoittaa paikkaa lähelle "Power" PIN?

 
Kyllä, sorry ...Tarkoitin "power" nastat.

Todellisissa piirejä, se ehdotti laittaa 0.1UF kondensaattorin välillä VDD ja VSS laitteen aina muutaman laitteen suodattimen korkeiden taajuuksien melua nopeasti vaihtamalla logiikkapiirit.

 
Kello pulssi kanssa 1kHz taajuudella, joka on 50% käyttömäärä neliö, se tarkoittaa aika-aalto on 1ms oikein?Mutta 1 pulssi on oltava korkea ja matala tai korkea ja matala ovat pitävät pulssi erikseen?

 

Welcome to EDABoard.com

Sponsor

Back
Top