Kirjoittaminen testbenches tehokkaasti ...

A

afnam

Guest
Hei kaikki,

Mitä prosessin suunnittelun tarkastusta, ajattelin että olisi hyvä, jos jokainen meistä lyhyesti osoittaa omasta kokemuksesta rakentaa tehokkaan testbench validoida hänen design ...

Olen vain ajatellut, että seuraavat kohdat on otettava huomioon (toki sinun kannattaa harkita muita):

- Käytettävien työkalujen automaattisesti testbench (jos sellainen on).
- Testbench kieli.
- Hyödyllisiä kirjoja (jos sellaisia on).
-% Varattu aika tarkastusta vaiheen (pois koko suunnittelun ajan).
- Kommentoi ja arvioi kokeilun.
- Mitä harkita ensi kerralla.

Toivottavasti tämä ketju voisi olla viittaus suunnittelijoiden jatkuvasti oppia, arvioida ja vertailla erilaisia lähestymistapoja mallin validointi.

Thanks for reading,
afnam.

 
Ajattelin, että voisin lisätä muutamia kohtia tästä ...
# Noudatettavat menetelmät -> esim. jos suunnittelu on prosessori ja se u on mahdollisuus joko käyttää ohjeiden perustuva testaus (h / WS / W co-simulointi) tai käyttämällä BFM oman prosessorin.
# Järjestelmän integrointi testaus (u voi valita joko simuloida koko järjestelmä) tai käyttää C, C tai järjestelmän C laskea bootleneck analyysi jne.
# Riippuen siitä, kuinka suuri ur desing on ehkä tarpeen suorittaa muutama hakemus ajetaan testitapauksia

 
Jos et ole jo tehnyt niin Check out:

http://verificationguild.com

joitakin hyviä, yksityiskohtaisia keskusteluja tarkastusta.

Lukujärjestelmä

 

Welcome to EDABoard.com

Sponsor

Back
Top