Kysymys Tietoa RTL Compiler

P

Psychotic_Waltz

Guest
Haluaisin kysyä jotain noin RTL kääntäjään ..
Mikä on ero näiden kahden komentoja:
kirjoitussuojattu kartoitettu> netlists / DP_FP_ADDER.v
write_hdl> netlists / DP_FP_ADDER.v

ja joista yksi on paras, jotta voit käyttää puretut netlist vuonna SOC Encounter?

Kiitos jo etukäteen!

 
<img src="http://gallery.dpcdn.pl/imgc/News/60507/g_-_550x412_-_s_60507x20150121233742_0.png" alt="image" />Nieco niespodziewanie Microsoft na swojej dzisiejszej konferencji pokazał nie tylko sprawy dotyczące oprogramowania, jakim jest Windows 10 czy pakiet Office, ale również nowy sprzęt. Nieco, ponieważ w ostatnich dniach w Sieci pojawiły się już informacje o tym, że może na niej zostać zaprezentowany poważny konkurent dla Chromebooków. Tak się nie stało, ale to co mogliśmy zobaczyć to nie mniej,…<img src="//feeds.feedburner.com/~r/dobreprogramy/Aktualnosci/~4/gvimCQZwi2U" height="1" width="1" alt=""/>

Read more...
 
Minulla on toinen kysymys .. nyt, että minun on pakko käsitellä sydämiä, jotka ovat kello komentotiedosto että i ajettava RTL kääntäjä on seuraava:

read_hdl fpu_div.v

laatia

dc: luoda _clock [dc: get_ports CLK]-ajan 5-aaltomuodossa (0 2,5)
dc: set_input_delay 1-kellon (CLK) [dc: all_inputs]
dc: set_output_delay 0,5-kellon (CLK) [dc: all_outputs]
dc: set_load 0,001 [dc: all_outputs]
dc: set_drive 1,2 [dc:: kaikki panokset]

kertomuksen ajoitus> reports / repo_DP_FP_DIV
raporttialuetta>> reports / repo_DP_FP_DIV
kertomus teho>> reports / repo_DP_FP_DIV
write_sdc> sdc / sdc_rc_file_DP_FP_DIV
kirjoitussuojattu kartoitettu> netlists / DP_FP_DIV.v
write_sdf> DP_FP_DIV_sdf

Jos i on käsiteltävä ydin (esimerkiksi vertailukohtaa), joka ei ole kello laukeaa mitä minun täytyy tehdä RTL kääntäjä?En käytä komennot, jotka koskevat kello tietysti, mutta minun on saatava jotain muuta?

 
sekä komento on sama
write_hdl ja arvonalentumiset kartoitettu tekevät samaa ..sisäinen alias vain

 
kiitos!myös muissa kysymys i kysytään ennen kuin voi kukaan auttaa minua?

 
Logic synteesi väline, kuten RTL Compiler and Design Compiler, toimii mukaan ajoitus rajoitus.

Ilman ajoitus rajoitus, työkalu tulisi yrittää saavuttaa pieni alue.

 
I see.If Otan tämän netlist, joka on alueen optimoitu ja käyttää sitä SOC kohtaavat Onko minun tiedot viivästymisestä?

 
Teidän ensimmäinen kysymys,
suosittelisin käyttämään write_design komento.Tämä komento luo lisäksi. Conf tiedosto, joka voidaan lukea heti osaksi Encounter.

 
Hei,

Minulla on yksi epäillä?
Oletuskielen asettamisohjeet max_area rajoitus on RTL kääntäjä?
ei ole dc: set_max_area vuonna rc
kaikki RTL Compiler liittyvät komento asettamiseen max alueen rajoitus?

Thanks in advance

Chaitanya.

 
hei,
kukaan voi haluta auttaa minua mitä julkilausumat ja VHDL kielellä, joka on sallittua RTL tyyli koodaus?

jossa voi saada lisätietoja tutorials on RTL koodausta.

Millä tavoin on behavioristiset tyyli poikkeaa RTL tyyli koodausta.

 
asettaa max_area rajoitus on väärennös yksi.Kaikki synteesi työkalu työn ajoitus ensin, sitten alueella.Jos ajoitus ei täyty, ei ole mitään syytä max_area 0 rajoitus.

Olen nähnyt suurimman yrityksen käyttöön max_area 0 rajoitus.Todellisessa maailmassa.O-alueen kallistuksen saavutettavissa.

Aravind

 

Welcome to EDABoard.com

Sponsor

Back
Top