Logic Analyzer Input piireihin?

H

halr

Guest
Onko kukaan tiedä, mitä panos piiri on ammatillinen logiikka-analysaattorin (Tek, Agilent) näyttää?Olen utelias tietämään, miten he tekevät heidän panoksensa suojelu ja siitä, kuinka he käsittelevät käynnistyskynnys erityisravinnoksi logiikka perheille.

Kiitos,
Hal

 
Luulen, että he käyttää joitakin optoisolators matriisi.Tätä tekniikkaa käytetään ammatillisissa hankinta hallintoneuvostoissa.ainoa ongelma on nopeus on optoisolators.Toinen tapa on käyttää kahta diodia sarjaan ja vastus: signaalin virtaus kautta vastus ja diodi on Anodin kytketty oikein vastus ja katodin on VCC, muut diodi on anodien on GND väliseen muista, että vastus.Keskikohdan on kytketty Syöttöparametrin vaiheessa.

Lollo

 
että elektor tämän kuun, ne kuvaavat 40Mhz logiikka-analysaattorin ja he sanovat, että jopa professionnals niistä ei ole suojaa, koska niihin liittyy vääristymistä ja viivästyksiä.niin jonkin picoseconds päätöslauselmia, se on lähes mahdotonta saada mitään suojaa.
tuotantopanokset ovat suoraan connectd että FIFO muistoja, joten jos ylität 5V, voit tuhota ne.

 
Esimerkiksi, Tektronix käyttää oma siru niiden koettimet varten Tek1240/1241.

Siellä ei ollut optoisolation, mutta niiden siru oli vaihteleva raja kohta eri logiikkaa perheiden ja tuloste analysaattorin oli TTL tasolla.

 

Welcome to EDABoard.com

Sponsor

Back
Top