Mitä etuja Analog PLL yli Digitaalinen PLL

[Quote = säh-eng] Hei kaikki voisitte vastata kysymykseeni ota kiitos [/quote] Ehkä on järkevää ensin selvittää, mitä todella tarkoitan lause "digitaalinen PLL" käytetään monella tavalla. Jotkut ihmiset tarkoittavat vain digitaalinen PD / PFD ja muu todellakin "täydellinen digitaalinen" (ilman suodatinta ja numero oskillaattori)
 
Osana todellinen kehitys esimerkiksi TI ajettu aika vs. jännite ajettu argumentti Tämän Guy http://www.faqs.org/patents/inv/236491 on polku säilyttää järjestelmän suorituskykyä läsnäollessa EI skaalaus Analog ei voittoa yleensä peräisin skaalausta mutta hinta ja SOC näkökohtia contrain analoginen etsiä vaihtoehtoja. Digitaalinen PLL on yksi! Mutta VCO on analoginen, vieressä digitaalinen ajettu. Puuttuva osa on korkean resoluution vaihe ilmaisin. Analoginen vaihe ilmaisimet voisi helposti ratkaista 200fs-1ps on 20ns referenssikello. Pyrkimys rakentaa 200fs ratkaisemisessa, 20ns alue TDC on suurempi kuin mikään muu. Joten litte digitaalinen siellä täällä välttää NONscaling analoginen kysymyksiä!
 

Welcome to EDABoard.com

Sponsor

Back
Top