S
safiiri
Guest
Hi Guys,
Olen suunnittelemalla CMOS LC VCO klo 5GHz.The VCO on powered by 1.8V.Ja minä puolueellinen portilla jännite saparoa nykyinen transistori käyttää suoraan virtalähde (sanoa 1.1V).Kun siru palata, mittaus osoittaa se voi värähdellä oikealla taajuudella mutta vaihe melu suorituskyky on melko heikko.The 1MHz offset on PN on -70dBc/Hz, kun taas simulointi antaa lähes -130dBc/Hz.I guess it's a ongelman kanssa painottamisella.Sitten uudelleen simuloitava että VCO uudelleen ADS kanssa 1uV V_Noise componenet sarjaan keskenään virtalähteet, ja se osoittaa 1MHz PN suorituskykyä noin -70dBc/Hz.Haluan tietää, miten VCO on painottamisella ususally?Tarvitseeko minun luoda painottamisella verkko-ja nykyisellä peilin rakenne?Onko hyödyllistä linkkiä nopeasti uudestaan?Kiitos paljon jo etukäteen!
Ed
Olen suunnittelemalla CMOS LC VCO klo 5GHz.The VCO on powered by 1.8V.Ja minä puolueellinen portilla jännite saparoa nykyinen transistori käyttää suoraan virtalähde (sanoa 1.1V).Kun siru palata, mittaus osoittaa se voi värähdellä oikealla taajuudella mutta vaihe melu suorituskyky on melko heikko.The 1MHz offset on PN on -70dBc/Hz, kun taas simulointi antaa lähes -130dBc/Hz.I guess it's a ongelman kanssa painottamisella.Sitten uudelleen simuloitava että VCO uudelleen ADS kanssa 1uV V_Noise componenet sarjaan keskenään virtalähteet, ja se osoittaa 1MHz PN suorituskykyä noin -70dBc/Hz.Haluan tietää, miten VCO on painottamisella ususally?Tarvitseeko minun luoda painottamisella verkko-ja nykyisellä peilin rakenne?Onko hyödyllistä linkkiä nopeasti uudestaan?Kiitos paljon jo etukäteen!
Ed