Miten suunnitella CMOS nopea analoginen Comp

A

andy2000a

Guest
Vcc = 3.3V ~ 12v, ja vertaa voltin = 500mV, delaytime <5ns ja tulo on pulssisignaali <10ns, ei kelloa signaalin salpa miten suunnitella Tämä nopeus comparate? joka topologia olla puku? 2_stage tai foldcascode? Mielestäni 2 vaihe on pieni alue, mutta on hidas .. kiitos
 
Muuten, jos käytämme 2 vaiheessa OPA-> vertailuryhmässä voimme tavata viive <20ns .. Mielestäni 2 vaihe OPA on helppo suunnitella kuin toiset ..
 
Luulen, että on tarpeen käyttää seuraavia Cascades: taitettu cascode, nykyinen vertailuryhmässä ja digitaalinen invertterit sarjan kytketty.
 
2 vaiheessa vertailuryhmässä nopeus on pienempi joten käytä regeneratiivinen (hystereesi) vertailuryhmässä. se voi antaa u erittäin nopea speeds.u voi viitata "CMOS analogiset piirien suunnittelussa" by Allen & hollberg suunnittelun yksityiskohdat vertaimien kanssa hystereesi
 
2 vaihe yksinkertainen OPAMP ja invertteri kuljettaja ulostulo. salpa piiri lisää on vaikea
 
Vcc = 3V3 -> 12V! Oletko varma???? Tämä on mahdotonta CMOS!
 
yksinkertainen esivahvistin ja 2 invertteri täyttämään vaatimusta
 
Ole hyvä ja kaverit - viesti on noin vertailuvalmisteita, ei onko sinulla henkilökohtaisesti nähnyt 12v portti. Olen prosessi 5V, 16V ja 30V portit että käytän melko usein. Ehdotan te jatka etsimistä. takaisin Andyn kysymykseen .... Temppu on pitää (sisäiset) jännitteen vaihtelut pieni ollakseen nopea. Nykyinen vertailuryhmässä tyyli on ok, mutta puristin solmut joten ne eivät voi swing Vdd-GND muuten se on hyvin hidasta. Ajattelen cascade 3 Low Gain (10 tai vähemmän) ero ampeeria (syöttöä ja vastukset), sitten matalan jännitteen suurjännite-kääntäjä. Lopullinen tuotos olisi invertteri. Temppu on sinun täytyy ajaa, että taajuusmuuttajan portin 0-VDD, mutta tuotos viime diff vaiheessa lienee 0-1v. Voisit käytä kahta NMOS kääntää tasolle-muutoksesta, mutta en tiedä jos se olisi tarpeeksi nopea. Voisit ehkä saada läpi diff vahvistimet 2-3ns, mutta ajo että lähtö invertteri voi olla hitaampaa kuin voit sietää. Li kirja (CMOS ckt DSN, simulointi ja layout) on 10ns vertailuryhmässä, jotka voivat työskennellä sinulle, jos et voi saada 2ns tason muutos.
 

Welcome to EDABoard.com

Sponsor

Back
Top