Miten suunnittelu kapea on-chip silmukka suodatin PLL?

I

iaman

Guest
<img src="http://images.elektroda.net/51_1197273613_thumb.jpg" border="0" alt="how can design a narrow on-chip loop filter for the PLL?" title="Miten suunnittelu kapea on-chip silmukka suodatin PLL?"/> Haluan suunnitella silmukan suodatin, jonka BW on alle 10K, mutta Cap C2 on liian iso (n. 400 nF) integroimaan-on-Chip, joku voi antaa minulle neuvoja?

Kiitos! [/ img]

 
Jos kaikki muut PLL parametrit on vahvistettu laajuus chargepump nykyisestä.Alhaisempi tarkoittaa korkeampia impedanssi silmukan suodattimen.Joten pienempi caps.Korkeampi loop kaistanleveys tai vähemmän VCO voitto menee samaan suuntaan, mutta vaikuttaa suurten loop dynaaminen.

 
Kyllä, mutta ongelmana on, että: CODECs nykyinen on 100UA ja tarvittavat Loop BW on alle 10K, se on todella vaikeaa suunnitella silmukan suodatin on-chip.Joten haluaisin tietää, onko joitakin tekniikka ratkaista suuren arvon Cap?

 
vähentämällä KVCO voit vähentää Cap Value
vähentää CODECs nykyisestä 50uA tai jopa vähemmän

YMP enemmän arvoa kuin esimerkiksi 100N on hyvin vaikea tukea

 
iaman kirjoitti:

<img src="http://images.elektroda.net/51_1197273613_thumb.jpg" border="0" alt="how can design a narrow on-chip loop filter for the PLL?" title="Miten suunnittelu kapea on-chip silmukka suodatin PLL?"/>

Haluan suunnitella silmukan suodatin, jonka BW on alle 10K, mutta Cap C2 on liian iso (n. 400 nF) integroimaan-on-Chip, joku voi antaa minulle neuvoja?Kiitos! [/ img]
 

Welcome to EDABoard.com

Sponsor

Back
Top