Mitkä ovat eri syitä kanavan pituus on 22 nanometrin, 35nm, 70 nm jne.?

B

bsbs

Guest
Mitkä ovat eri syitä kanavan pituus on 22 nanometrin, 35nm, 70 nm jne. Miksi nämä erityiset muiden numeroiden kuin valmistus rajoitteita?
 
Katso [URL = "http://www.edaboard.com/thread261971.html"] tätä säiettä [/URL]!
 
Katso [URL = "http://www.edaboard.com/thread261971.html"] tätä säiettä [/URL]
muista syistä kuin valmistusta? Onko muita esineitä
 
Yleensä sillä se on ainoa prosesseja ja laitemallit valimoiden tarjouksen. Se kestää paljon aikaa ja rahaa tehdä muuttujien louhinta perustaa laitemallit jokaiselle sukupolvelle. Niin tarjoamalla liikaa ei ole järkeä. Tiedät luultavasti on 180nm 130nm ja 90nm. Mitä luultavasti ole kuullut ovat vakiintuneita prosesseja 150nm, 110nm, 100nm ja 80nm että IDMS ovat sisäisesti. 150nm oli purista päälle 180nm käyttämällä samaa litografialaitteet että ei voi ratkaista 130nm, joten tapa kutistuu kuolee koko ilman lisättyä pääomakuluja ihana. 90nm tarvitaan uuden tyyppinen UV-litografia aallonpituus ja oli erittäin kallis. Joten 130nm lohkojen kehitetty purista teknologioihin 120, 110 ja 100 nm, mutta et koskaan saa kuulla niistä.
 
ei sääntöä "vuoden ei transistorien sovitettu siru tuplaa" pätevät näissä kooltaan määritykset
 
laki todella väittää, että transistorien määrä tulee kaksinkertaistuu joka kahden vuoden ajan . Ajanjakso on usein siteerattu olla 18 kuukautta, tämä johtuu julkilausuman Intel johtaja, joka asennetaan lain sirun suorituskyky kaksinkertaistui . Mooren laki pitää yhä paikkansa. 22 nanometrin prosessi ja 3D rakenteet ilmoitti Intel, laki pysyy tosi kauan.
 
Minulla on yksi kysely siitä mennään rinnakkain ydin luomuksia myös se pysy
 
Parallel ytimet on osa toiminnallisuus (18 kk) Mutta rinnakkain tahdon auttaa kaksinkertaistamista transistorien (portit jne. valmistettu transistorit).
 

Welcome to EDABoard.com

Sponsor

Back
Top