R
ramsvlsi
Guest
hi friends
Haluan selvittää, millä max korko FPGA voidaan suorittaa (teoriassa).
XILINX Virtex 4 FPGA
ex:
Xilinx Virtex 4 FPGA
vuonna virtex-4 käyttöturvallisuustiedote annetaan
500 MHz varten Blockram ja DSP Slices
450MHz PowerPC (varten FX FPGA's)mutta kun olen yrittänyt saada aikaan kello
alk. DCM IP Core se osoittaa enimmäismäärä on noin 330MHz korkean nopeuden tilassa.
ole vaikutuksia nopeus luokka toiminnan taajuus.
Olen bittinen sekoittaa kaiken tämän arvoista.kerro minulle, mitä ovat ne tekijät Tarvitseeko minun mielestä löytää sallittu käyttöpaine taajuus FPGA.
voimme ajaa noin> 600MHZ tiedot viestejä panoksia FPGA.Mistä voin findout kaikki nämä tiedot.kiittää teitä
Haluan selvittää, millä max korko FPGA voidaan suorittaa (teoriassa).
XILINX Virtex 4 FPGA
ex:
Xilinx Virtex 4 FPGA
vuonna virtex-4 käyttöturvallisuustiedote annetaan
500 MHz varten Blockram ja DSP Slices
450MHz PowerPC (varten FX FPGA's)mutta kun olen yrittänyt saada aikaan kello
alk. DCM IP Core se osoittaa enimmäismäärä on noin 330MHz korkean nopeuden tilassa.
ole vaikutuksia nopeus luokka toiminnan taajuus.
Olen bittinen sekoittaa kaiken tämän arvoista.kerro minulle, mitä ovat ne tekijät Tarvitseeko minun mielestä löytää sallittu käyttöpaine taajuus FPGA.
voimme ajaa noin> 600MHZ tiedot viestejä panoksia FPGA.Mistä voin findout kaikki nämä tiedot.kiittää teitä