Nastarenkaat

M

master_picengineer

Guest
Hei kaikki,
Ole hyvä ja joka voi vastata näihin 2 kysymykset:

1 - Saat 65 nm Tech (virtalähteen 1 V) sain piikkejä ja 0.2V.Yleisesti ottaen, tiettyä virtalähde, jonka osuus on mielestämme huippua vaarallista meidän piirejä?
2 - Jos portti, piikit tuotantoa voidaan vähentää lisäämällä Syksy / nousuaika tulosignaalien.En pidä tätä ratkaisua coz on vaadittava vähentämällä taajuus.Tietääkö kukaan toinen ratkaisuja?

Kiitos jo etukäteen aika.
Terveisin,

 
Eri piiri on erilainen Spike valvonnan edellytys digitaalisten piirien on lähinnä melun marginaali ja virrankulutus ....

i dont käsittää mikä u tarkoittaa, kun u liittyvät lasku / nousuaika taajuuden please elaborate mieltä ...

 
HiFi A. Anand Srinivasan,
Let pitävät NAND Gate ja haluat määrittää suurinta taajuutta se tuotantopanosten tukevia että portti.Oletetaan, että tämä taajuus on F. Tällaisen Freq lähtösignaali saadaan hyviä tuloksia, mutta se on piikkejä.Tiedämme, että invertteri lisääminen korjaa ongelman Kuitenkin tuo ylimääräistä viivytystä.Toinen ratkaisu, että olen löytänyt on lisätä nousu laskee, kun tulot, jotka johtavat varten hupenee pulssin leveys on jo määritelty.Tämä tarkoittaa, että meidän on vähentynyt taajuus.
Nyt kun kaikki on selvää, voi kuka tahansa vastauksesta 2 kysymyksiin?

Thanks in adavance.

 

Welcome to EDABoard.com

Sponsor

Back
Top