pieni teho / nopea design?

T

triquent

Guest
Mikä on paikka ja reitti menetelmät ehdotti omasta näkökulmasta toteuttamisessa pienitehoisia / nopea suunnittelu?

 
suunnittelusta menetelmät: esimerkiksi
1.Virranhallintayksikön
2.käyttää työkaluja portille kellon ... ensin käyttöliittymään .. tarkistaa ja korjata ja beckend.
3.käyttää eri jännitettä solujen kirjaston VDSM suunnitteluun
4.käyttää muunnos jännite voit suunnitella ja hallita sitä
..
..

Toivottavasti tämä auttaa.
Last edited by bravobravo on 06 syyskuu 2005 6:14, muokattu 1 kertaa yhteensä

 
pienitehoiset: patoluukku valvonta
Nopeiden: Liukuhihnakäsittelyä valvonta

 
se anturally kompromissi?

pieni teho ja pieni jännite tarkoittaa pientä nykyiset ja piirit tarvitsevat suuria nykyisen ajaa nopeammin.

 
ei oikeastaan olla "iso" virtaa piirejä kulua nopeammin.

tehdä piirit toimivat nopeammin, tarvitset:
1.käsittely-tehokas arkkitehtuuri ja piirejä, yleensä yksinkertainen piiri, rinnakkain ja liukuhihna-arkkitehtuurit
2.lisääntynyt toimii kellon tai taajuus

On kuitenkin hyvin tieteellinen tapa sanoa "tarvitset enemmän valtaa järjestelmä toimii nopeammin", ja tämä on todistettu, ja totta.

Koska nopeus on tehtävä valtaa, ja valta on tehtävä nykyisten ja jännite.Joko sinulla korotus tai V tai molempia nopeutta.

 
ei ole yksinkertainen asia nopeiden piirien suunnittelun, sinun kannattaa etsiä joitakin methology kirjoja tai papereita tässä kohdassa on viittaus.

 
kysymys pienitehoisia / nopea suunnittelu on vain P & R näkökulmasta.

 
Joskus voi myös nipistää kellon reitityksen käyttää "hyödyllinen vinossa" käsite nostaa taajuutta, mutta olisi huolehdittava poistamiseksi sivuvaikutuksia.

Myös yhdistelmä MTCMOS / Voltage saarilla voi antaa erinomaisia tuloksia kai.

 
Uskon, että menetelmät niiden lisäksi, jotka mentiond edellä suuret näkökohta on, että kiinnittää enemmän huomiota suurten nopeuksien osuus, joka käyttää suuren esiintyvistä ja enemmän valtaa.On hidas osa, harvemmin käytetään yhtä toteutettu PC-järjestelmässä, jossa prosessorin ja välimuistin käyttö korkeampi frequncy mulitplied on pienempi esiintyvistä.Vain CPU on aktiivinen, niin kello on, ja jos ei täysin aktiivinen, niin taajuus lasketaan alas, ja vaikka valta voi olla pois päältä.

Tästä näkökulmasta, sinulla on jokin systemaattinen käsitys oman suunnittelun ja yhteistyön ohjelmiston implmentation.Lisäksi jotkin virransäästötilaan taitoja kuten viipalointi DRAM käsitellään käyttäen pieniä FFS mahdollisimman kuormituksen vähentämiseksi ja kellon nastat koska kellon Toggle Power accounters paljon prosenttiosuus koko Power dispation.Lyhyesti sanottuna, on tarkasteltava tätä ongelmaa ylhäältä-ja alaspäin.

 

Welcome to EDABoard.com

Sponsor

Back
Top