pientehoratkaisuja

P

Power-twq

Guest
Hei, kaikki kaverit:

jotka ovat suosituimpia vallan vähentämistä menetelmiä.

mitä niiden vaikutuksia.

ystävällisin terveisin

 
No siellä AE kolmella tasolla saavuttaa pienitehoisia

RTL tasolla

arkkitehtuuritasolla

Algoritmisen tasolla

suosituin on algoritmi tason saavuttamiseksi pienitehoisia.

joitakin menetelmiä, kuten

Kello gating
signaali gating
reduting vaihtaminen toiminta - transistori mitoitus, progressiivinen transistori koon, tulo uusjako, kun multiplex resursseja ja logiikka restructing.
adiabaattinen Computing - vähentää jännitteen vaihtelut
dynaaminen jännitteen skaalaus - alentaa kynnystä voltageuse pienitehoisia bussit - matala laulaa väylää ..

vähentämään jännite swing voi auttaa meitä vähentämään valtaa kulutetaan.
Nämä ovat muutamia tapoja saavuttaa pienitehoisia toimintaa.

With regards,

 
Jotkin tekniikoita käytetään virransäästötilaan suunnittelu ovat:

1.Kello gating
2.Operandille eristettävä
3.Käyttö monen viidennen kirjastot
4.Käytä eri (matala ja korkea) jännite (ja taajuus) verkkotunnukset
5.Käytä useita muistin pankkeihin, jotta voidaan supistaa muistin virtahukka

Näitä tekniikoita sovelletaan eri suunnittelu vedenoton (Arkkitehti, RTL, Gate-taso).Oikeastaan yksityiskohtaisen analyysin suunnittelun rakenne ja vaatimukset on tarpeen valita oikean yhdistelmän tekniikoita.

 
Hei

Onko joku on verrattavissa (American Accent: mitattavissa) tulokset tehdä?tnx

 
pienitehoinen on sen specificial kirjastoon?
mitä eri standardin kirjasto ja vähän virtaa kirjastoon?

 
Hei,
pienitehoiset kirjasto voi olla useita Vt ja multi-Vdd soluja.
joten käyttämällä synteesi työkaluja, voimme suunnitella vähän paperia nopeasti.
vain minun mielipiteeni.

 
Eri levels.it on useita erilaisia menetelmiä
sijoittelumuutoksista tasolla käyttäen uni transistori on yksi tapa

 

Welcome to EDABoard.com

Sponsor

Back
Top