PLL skip Kello

K

kinysh

Guest
käytämme PLL-on-Chip.
input 12M, lähtö 96Mhz, jaamme sen 4 ja tulosteet pad,

kun seurata pad,
aina logiikka analyzier näkyy min frequcecy on 12MHz.
kestää noin 1-2 minuuttia.

Miten tämä tapahtuu PLL suunnittelussa.

 
Ochrona danych jest kluczowa z punktu widzenia systemów bezpieczeństwa w chmurze. Steve Pataky z firmy FireEye wyjaśnia pomysły technologiczne firmy na najbardziej aktualne zagrożenia w wirtualnym świecie.

Read more...
 
Se voisi olla instrumentointi ongelmaa teidän logiikka-analysaattorin.Kokeile tarkastellaan pad digitaalinen varastoinnin laajuus ja etsiä odottamattomia jännitetasot ja pulssien leveydet.Uudempi Tektronix laajuuksia voi johtaakin on alamittaisten tai ylimitoitettu pulsseja.

 
Kyllä, olen myös selvää, että yritän se kuva, että huomenna.

Mutta mitä kummallista on toimenpiteen 45MHz tuotos on parempi kuin 22.5Mhz.
Olen Monitore 45MHz severial minuuttia, ei ongelmaa.
22.5Mhz on ongelma helposti saman ajanjakson aikana.

Bests
kinysh

 
Joissakin AMP saada oman piirin nousta liian korkeaksi alhaisen taajuusalueen ja aiheuttaa vääriä oscilation.

 
Thanks, all
tyhmä laajuus tekee virheen.

mutta sen jälkeen olen edelleen löytää vähän PLL jitter noin> 1 ns

Bests
qysheng

 

Welcome to EDABoard.com

Sponsor

Back
Top