Sample and Hold Circuit.

S

Syukri

Guest
Käytän Miller kapasitanssi näytteen ja pidä cirucit.
On 8-bittisellä resoluutiolla minun näyte piiri on pystyttävä havaitsemaan ja pitää ainakin 12mV.

Nyt olen vain voi tehdä päätöslauselman 0.2V @ 200mV.

Saan ANT ehdotuksia siitä, miten voin päästä minun kohdennettuja päätöslauselmaa.

Thanks in Advance.

Ystävällisin terveisin

Syukri

 
Syukri kirjoitti:

Käytän Miller kapasitanssi näytteen ja pidä cirucit.

On 8-bittisellä resoluutiolla minun näyte piiri on pystyttävä havaitsemaan ja pitää ainakin 12mV.Nyt olen vain voi tehdä päätöslauselman 0.2V @ 200mV.Saan ANT ehdotuksia siitä, miten voin päästä minun kohdennettuja päätöslauselmaa.Thanks in Advance.Ystävällisin terveisinSyukri
 
Tämä on kaavamaisen takan alkaen lehdessä IEEE

Compact High-Speed Miller-Kapasitanssi-Based Sample-ja Hold Circuit

Ming-Jer Chen, Yen-Bin Gu, Jen-Yin Huang, Wei-Chen Shen, Terry Wu, ja Po-Chin Hsu
Anteeksi, mutta sinun täytyy kirjautua nähdäksesi tämän liitteen

 
Sinun tulisi käyttää normaalia näyte pitää kaavamainen

 
Syukri kirjoitti:

Tämä on kaavamaisen takan alkaen lehdessä IEEECompact High-Speed Miller-Kapasitanssi-Based Sample-ja Hold CircuitMing-Jer Chen, Yen-Bin Gu, Jen-Yin Huang, Wei-Chen Shen, Terry Wu, ja Po-Chin Hsu
 
hei
yrittää korvaa vaihtosuuntaaja kanssa FPC ottaa hyvän voiton ja yhteisen tilan alue.Korkeampi saada korkeampi on korkki aikana tilalla vaiheessa siten vähemmän painua.

terveisin

 

Welcome to EDABoard.com

Sponsor

Back
Top