SAR ADC ja R2R DAC

J

jeremy_zhu

Guest
Haluan suunnitella 8 bittiä SAR ADC, ja olen suunnitellut yksi painotettu kondensaattori.Haluaisin pienentää sähkön ja alueen.Luulen, että pitäisi valita RC painotettu ADC joiden MSB on toteutettu YMP: n pk-alueella käyttämällä vähemmän caps.mutta en tiedä miten päättää niihin liittyvistä bittiä, 5 (cap) 3 (res) tai päinvastoin.ja mitä eroa sar logiikkaa puhdas korkki ja haluamasi yksi.
huomautuksia tai ehdotuksia?

2. kysymys: malli, joka 12bits R2R DAC.res avainsanahaun muita painotetaan tai huomaavainen?joista osa liittyy docs tai asiakirjat ovat myös tervetulleita.

 
jeremy_zhu wrote:

2. kysymys: malli, joka 12bits R2R DAC.
res avainsanahaun muita painotetaan tai huomaavainen?
joista osa liittyy docs tai asiakirjat ovat myös tervetulleita.
 

Welcome to EDABoard.com

Sponsor

Back
Top