A
atieh
Guest
hi Dears,
Olen työskennellyt hankkeen verrata standardin inverter ja MRF invertteri.MRF invertteri on malli invertteri, joka on niin resistiivinen melulle.niin, minun pitää luoda ulkoista melua sekä vakio inverter ja MRF invertteri piirejä (ja Cadence-ohjelmisto) osoittamaan, että Standart invertterin ulostulo (aaltomuoto) on meluisa, jos sillä MRF piirin lähtö on sama kuin befire (tarkoittaa, että resistiivinen ja melu).
Olen suunnitellut että piirejä ei melua, ja saisin oikean aaltomuodot.Nyt ongelmani on, että i dont know, miten luoda ulkoista melua.Tein hieman tutkimusta ja olen nähnyt, että on olemassa kolme eri tapaa tehdä.ensimmäinen käyttäen "vpwlfile" tuottamalla melun Matlab ja avaa se tästä.toinen käyttää verilog-.ja kolmas on käyttää vsource.
Nyt ongelmana on, että i dont know, miten jokin niistä.kanisteri te plz auttaa minua ja kertoa minulle, kuinka luoda melun esimerkiksi käyttämällä vpwlf?.
Arvostan huomioon
rgds
Atieh
Olen työskennellyt hankkeen verrata standardin inverter ja MRF invertteri.MRF invertteri on malli invertteri, joka on niin resistiivinen melulle.niin, minun pitää luoda ulkoista melua sekä vakio inverter ja MRF invertteri piirejä (ja Cadence-ohjelmisto) osoittamaan, että Standart invertterin ulostulo (aaltomuoto) on meluisa, jos sillä MRF piirin lähtö on sama kuin befire (tarkoittaa, että resistiivinen ja melu).
Olen suunnitellut että piirejä ei melua, ja saisin oikean aaltomuodot.Nyt ongelmani on, että i dont know, miten luoda ulkoista melua.Tein hieman tutkimusta ja olen nähnyt, että on olemassa kolme eri tapaa tehdä.ensimmäinen käyttäen "vpwlfile" tuottamalla melun Matlab ja avaa se tästä.toinen käyttää verilog-.ja kolmas on käyttää vsource.
Nyt ongelmana on, että i dont know, miten jokin niistä.kanisteri te plz auttaa minua ja kertoa minulle, kuinka luoda melun esimerkiksi käyttämällä vpwlf?.
Arvostan huomioon
rgds
Atieh