Suunnittelu kysymyksiä 1.5b plpelin / D-muunnin

T

Tahar

Guest
Hei kaverit, Kysymykseni ovat noin suunnittelussa yksi vaihe (1.5b/stage plpeline / D-muunnin) Tässä tiedot: / Teknologia 0,18 um CMOS UMC b / [b ] Syöttöjännite 1.8 V [/b] C / 1,5 bittinen vaiheessa d / suurin näytteenottotaajuus 20 MS / s e / Differentiaalitulo alue 1Vppd [/u] Tämä vaihe on tradionnaly toteutetaan liitteenä kuvan. Näet, että tärkein rakennuspalikka tämä malli on osa-ADC, sub-DAC, voitto ja näyte pitää piiri. Voisitko ehdottaa minulle joitakin osa-ADC ja sub-DAC, voitto ja näyte pitää, rakenne ja erityisesti vaatimus hankkeen (b /) ja (d /), thank u etukäteen: - )
 
Miksi ei viitata joihinkin paperia tai opinnäytetyön? resoluutio Et ole mainittu on keskeinen näkökohta valita liukuhihna arkkitehtuuria.
 
No jos on tutkielma tai paperia varten erityinen eritelmä, ei pb. Nyt koskevat resoluutio on odotettavissa 4 vaiheisiin saavuttaa 10 bitin resoluutiolla. Jos kuitenkin vain yksi vaihe tarvitaan, ja tiedämme, että tarvitsemme 1,5 bit / stage....what voisi olla kysymys puhu koko resoluutio? (Olen aloittelija tällä alalla, älä hämmästy, jos u nähdä aloittelija virheitä)
 
tarkistaa jotkin thesises Berkeley ja löydät jonkun varsin hyödyllistä.
 
Hi. On olemassa toinen erittäin hyödyllinen opinnäytetyön vieressä Berkeley. Etsi TKK (Helsinky teknillinen yliopisto) verkkosivuilla. Sieltä löytyy mielenkiintoista tietoa kaasuputken ADC design erityisesti Waltari tutkielma. Terveisin, EZT
 
Sub ADC: 3b Flash ADC Sub DAC + Gain: Switched Cap vahvistin + lisääjä + Subtartctor Amplifer sh + Gain: Cascode vahvistin tai woithout 2. vaihe (riippuu UR voitto req) Comparator flash: Preamp jälkeen salpa kysyä minulta jos u hav epäselvyyttä .. [Size = 2] [color = # 999999] Lisätty 2 minuutin kuluttua: [/color] [/size] [quote = yibinhsieh] tässä opinnäytetyön pipieline ADC. Hope se auttaa sinua. Yibin. [/Quote] lisää tietoa putki ADC mennä http://kabuki.eecs.berkeley.edu/adc/adc.html
 
u voi mennä umaine yliopiston ja löytää teesi socklingum umaine.edu / VLSI
 
On tonnia kirjoituksia tällaisia malleja. Alkajaisiksi lukea kaikki 1990-luvun puolivälissä Berkeley tutkielman putki ADC, Paul Gray verkkosivuilla. Sitten etsiä kaikki paperit vähän virtaa pienjännite design. Tärkeää miettiä resoluutio per vaiheessa, kondensaattori skaalaus ja haluatko SHA tai ei pientehoratkaisuja ennen kuin aloitat matalan tason suunnittelu
 
Mielestäni tärkein asia on OPA, ja sinun pitäisi tietää spec. sitä, kuten DC saada, GB, jne.
 
kuinka monta vaihetta käytit? ja Entä signaalin taajuus ja näytteenotto kellotaajuudella?
 

Welcome to EDABoard.com

Sponsor

Back
Top