taajuus vertailuryhmässä

B

bigpop

Guest
Voiko joku antaa minulle neuvoja siitä, miten suunnitella taajuus vertailuryhmässä?
tulo on kaksi kelloa, ja tuotanto on logiikka signaali.kiitos

 
digitaalipiirin voi saapua oman tarpeen.ehkä kaksi kondensaattoria peritään kaksi kelloa on kaksi tuloa ja vertailuryhmässä.

 
liuos 1) -> tee laskuri ja vasta asettaa ajan sekä kellon
liuos 2) -> tee 2 DFF, clks ovat kellon, clockB.D molempien DFFs on (clockA ja clockB), anna Qs veloittaa kaksi maatalouspolitiikan imputsof vertailuryhmässä

 
Ei kukaan tiedä mitään paperilla tai varata keskustella piirejä tähän tarkoitukseen?

 
Etsiä kirjoja PLL.Jotkut PLL käyttää vain XOR portti vaiheen ja taajuuden ilmaisinta.

 
PLL käytetään yleensä Confused (Phase Frequency Detector) vertailla taajuuden ja vaiheen eroista 2 kellot. Tämä on yksinkertaisesti suoritetaan käyttämällä 2 D-Varvassandaalit joka laukaisi yhden kellot ja D-yhteys "1" ja lähdöt 2 flip-flops on anded ja kytketty asynkroninen nollaus ja 2 Varvassandaalit. Tämä piiri olisi hyvä taajuuden vertailuryhmässä, mutta se on myös vaihe vertailuryhmässä, mikä tarkoittaa, että se antaisi tuotos, vaikka 2 kellot ovat samalla taajuudella, mutta eri vaiheissa.

Ehdotan vaihtoehtoista menetelmää (mutta en ole varma, jos se toimii). Design 2 laskurit joka ohjaa eri kellon (molemmat mittarit ovat samankokoisia). Alussa vertailu nollata laskurit, sitten kun laskuri ylivuodot, Tarkista arvo sekä mittarit, jos molemmat ovat samalla sitten kellot ovat vähintään yhtä tarkasti. Jos ei, niin ensimmäinen tulviminen on suurempi tiheys ja ero laskurit-arvot voivat antaa sinulle suhteellisen taajuuden ero.
Parempaa tarkkuutta käyttää suurempaa laskurit, mutta lähtö vie enemmän jaksoa annetaan.

 
Voisit käyttää kahta taajuus jännitemuuntimet (yksi kutakin kelloa).Katsokaa PG.622 "Bipolar ja MOS Analog IC Design by Grebene taajuuksien jännitteen muunnin suunnitteluun.Voit sitten yksinkertaisesti vertailla kahta tuotoksia.

 
Uskon, että jos löydät triggle kohta kaksi CLK
ja tehdä jotain logiikkaa, se voi toimia.

 
Tein samaan rakennukseen muutama kuukausi sitten.Olen käyttänyt yhtä kuin viittaus laskea muiden kellon ja tuotannon logiikan.periaatteessa vain laskurit ja monimuotoiset logics.you täytyy vain olla varovainen, kun laskea.

piin toimii.

 
käyttö PLL (Phase Locked Loop) IC
Kassalle National Semiconductor website

 
etsiä kirja 6-bittinen FM perustuu Flash ADC.
se käyttää taajuuden perustuu vertailuvalmisteita.
Siinä ei ole mitään, mutta FlipFlop ottaa viipymättä osa sen tielle.

Voit myös analoginen CKT.ottaa Diode ja MOS.sitä voidaan käyttää yleisyys perustuu Comparator.

 
IM myös etsivät tällaisia.
Niin mikä on paras tai voit jokin?

 
niin yksinkertainen esimerkki:
Jos u on kaksi täsmälleen samanlaisia signaaleja XOR niitä, niin lähtö olisi nolla.
u voidaan käyttää ja laajentaa tätä ajatusta tehdä freq vertailuvalmisteita.

 
ja sain pelimerkkejä, ja haluan rakentaa taajuuden ja jännitteen vertailuvalmisteita.

 
bigpop kirjoitti:

Voiko joku antaa minulle neuvoja siitä, miten suunnitella taajuus vertailuryhmässä?

tulo on kaksi kelloa, ja tuotanto on logiikka signaali.
kiitos
 

Welcome to EDABoard.com

Sponsor

Back
Top