The Asynkroninen Logic

J

jimjim2k

Guest
Hei

Monimutkaisuus tänään VLSI järjestelmien edellyttää uusia suunnittelumenetelmät perustuvat eriaikaisesti tekniikoita, concurrency, korkean tason synteesi, ja todentaminen.Tutkimus on Asynkroninen VLSI ryhmä Caltech keskitytään menetelmien ja välineiden suunnittelussa korkean suorituskyvyn ja alhaisen energian asynkronisen digitaalisen piirejä.Digital piirejä kutsutaan "asynkroninen", kun he eivät käytä kellot.

Tarkista seuraavat URL-osoitteita lähtökohta aiheesta "Asynkroninen Logic"

1.h ** p: / / www.cs.man.ac.uk/async/
2.h ** p: / / www.cs.man.ac.uk / async / tools / index.html (Tools)
3.h ** p: / / www.cs.man.ac.uk / async / tausta / index.html
4.h ** p: / / www.async.caltech.edu/

* -> T

tnx

 
Designing Asynchrounous Digital piirien eturintamassa haaste Digital VLSI Design - ja se on tulevaisuudessa vähän virtaa, erittäin nopeat orgaanisten perustuvat tekniikat.
Nizzan linkkejä!

 
Thanks for the pointers.

Asynkroninen logiikka on mielenkiintoinen, mutta varmasti ole uusi aihe.

Siellä oli paljon tutkimusta tehnyt tämän aiheen sixties, jopa oppikirja tai kaksi kirjallista alussa, Seitsemänkymmentäluvun ja sitten aihe meni pois muodista vain uudelleen jälleen 5 tai 6 vuotta uudelleen.

On olemassa useita perustavaa ratkaisemattomia ongelmia, jotka rajoittavat soveltuvuus hyvin erityisiin ongelmiin.Tämä muistuttaa minua hermoverkkopiirit logiikkaa tai sumeita järjestelmiä.Ne on alun perin ilmestynyt nelissäkymmenissä ja sixties vastaavasti.Jälkeen tutkimus ne dissapered vain palata kuin muodikas aihe 5 0r 10 vuotta sitten.Ja taas ne ei tullut mikään ihmelääke, koska se oli odotettavissa, mutta ainoa ratkaisu hyvin erityisiä ongelmia.

Matteo

 
Onko kellään linkkejä High-Speed-Digital Design (With Verilog-tai VHDL)?

 
Olen opiskellut 95 toteutukseen on 16bit ALU kanssa asynchron logiikkaa.Löytyi esimerkiksi keskipitkällä kuljettaa aika ADD-operaatio on vain log2 (n).Tuloksena on se, että se ei ole monimutkaista rakennettu asynchron toiminnalliset lohkot mutta liittää ne yhteen järjestelmän arkkitehtuuri ei tue tänään työkaluja.Joten piirin tasolla on olemassa ratkaisuja, mutta järjestelmä arkkitehtien tarvitse ajatella ja myös testi methologies.

 
Hei kaikki,
Olen nähnyt postitse ja koska olen mukana kanssa asynkroninen logiikka haluaisin sanoa, että on erittäin lupaava, mutta koska nyt vielä kaukana tuotannon täydellinen tuote.ainoa yhtiö, joka tuottaa täysin asynkroninen mikro on Philipsin (spin off "kättelyn ratkaisuja"), käyttämällä tangram kielellä.

Intel, Atmel, Caltech ovat osoittaneet kiinnostuksensa noin eriaikaisesti muotoilutoimistot mutta eventhow alan kaatuminen ei ole jäljellä mitään suuria ajatuksia ja vakavasti eriaikaisesti tutkimus kyllä.Teollisuus etsii GALS (globaly eriaikaisesti localy synhronous) enimmäkseen kuin puhdasta eriaikaisesti design.

On suuri etu siitä, eriaikaisesti on alhainen EMI ja tänään researh on enimmäkseen Älykorttien turvallisuutta.Dual-rautatie koodaus (yksi bittinen edustivat "bit bit" eli. Logiikan 1 on "01") tarjoaa tehokkaan turvallisuutta, vaan puhelunvälityslaitteiden taajuus on suuri, jotta valtaa.Nämä oli ajateltava ANF faktoja asynkroninen logiikka design.

kiitos ...

 

Welcome to EDABoard.com

Sponsor

Back
Top