Tietoa Xilinx Virtex2 Global kello nastat

P

PeterChow

Guest
Hei
Olen saanut ongelma minun muotoilutoimistot prosessi, on noin Virtex2 maailmanlaajuisen kello Hakaneulat.
Kun se on tekninen olemassa ilmaisut kuin tämä:
-------------------------------------------------- ---------------------------------------------

Ensisijainen (GCLKP) ja sivuravinteiden (GCLKS) kello tyynyille ei ole suhdettakanssa P-puolella ja N-puolella differentiaali kello panoksia.
Pankeissa 0 ja 1, GCLKPvastaa N-puolella ja GCLKS vastaa P-puolella eriytettyä kello tuloliittimeen.
Pankeissa 4 ja 5, tämä kirjeenvaihto on päinvastainen.

-------------------------------------------------- ---------------------------------------------
Nyt täytyy saada erotusdiagnoosissa kello ulostulo (signaalit: lvpecl_clk_n ja lvpecl_clk_p)
alk. Virtex2, niin miten minun pitäisi liittää erotusdiagnoosissa nastat? Olen ymmälläni kanssa ilmaisuja.
Oletetaan, että on Bank0, erotusdiagnoosia signaali lvpecl_clk_n olisi GCLKP tai GCLKN?

KiitosLisätty jälkeen 26 minuuttia:pelkään, että tein virheen, kun sitä käytetään maailmanlaajuisena kello polku, suuntaan maailmanlaajuisen kello nastat ovat input.So jos haluan joka lvpecl erotusdiagnoosissa kello niistä, he voivat vain katsoa normaalia IO pins.So sen P-puolella nastat olisi liitettävä P-puolella on signaali, ja niin kuin N-puolella puikot ja signals.It on? Kiitos.

 
Se
on hämmentävää.Voitko yksinkertaistaa kysymykseesi?

Joiden LVPECL tuotannon,
en ole sitä mieltä, että asioista, jos sen kello tai ei, tai jotka parin nastat valitset.Voit käyttää maailmanlaajuinen kello nastat yleisiä tarkoitukseen lähtöihin.Näetkö mitään vikaa yksinkertaisesti instantiating yksi OBUFDS_LVPECL_33, ja sitten liität sen haluamasi pari nastat?Kuten tämän Verilog 2001:

Code:

moduuli alkuun (INp, INN, mä, OUTn); / / laite on 2v80-4-cs144

(* LOC = "B6" *) tulo INp;

(* LOC = "C6" *) tulo Inn;

(* LOC = "D7" *) tuotos mä;

(* LOC = "A6" *) tuotos OUTn;

lanka tiedot;IBUFDS_LVPECL_33 In1 (. I (INp),. IB (INN),. O (tiedot));

OBUFDS_LVPECL_33 Out1 (. I (tiedot). O (mä),. OB (OUTn));

endmodule
 
minulle myös sitä mieltä, että voit käyttää mitä tahansa paria nastat, jotka tukevat tavalla, että voitte käyttää.Sinun on oltava varovainen käyttämään xxp ja xxN nastaisesta ajaa positiivisia ja negatiivisia linja.

 

Welcome to EDABoard.com

Sponsor

Back
Top