S
sebmaster
Guest
Hei,
Olen ymmärtänyt, että se ei ole mahdollista määrittää koko joukko on "runtime" (IM arvailla synteesi on todennäköisesti VHDLs "runtime" todellisuudessa) on VHDL.
Olen suunnitellut "ohjelma", jonka haluan välittää kaksi kokonaislukua on alaohjelma, se käsittely ja tarvittaessa se lisää niitä monenlaisia muita kokonaislukuja.
Asia on, en tiedä, kuinka moni näistä paria aion olla, voi olla 10 voisi olla 1000 (tai enemmän) riippuen siitä mitä syöttää FPGA saa (se ei käytännön kokeilla ja arvioida tätä)
Mikä on paras käytäntö minun tilanteessa, että voisin vain esittää erilaisia 200000 kokonaislukujen vaan id oikeastaan aika ei!
Olen ymmärtänyt, että se ei ole mahdollista määrittää koko joukko on "runtime" (IM arvailla synteesi on todennäköisesti VHDLs "runtime" todellisuudessa) on VHDL.
Olen suunnitellut "ohjelma", jonka haluan välittää kaksi kokonaislukua on alaohjelma, se käsittely ja tarvittaessa se lisää niitä monenlaisia muita kokonaislukuja.
Asia on, en tiedä, kuinka moni näistä paria aion olla, voi olla 10 voisi olla 1000 (tai enemmän) riippuen siitä mitä syöttää FPGA saa (se ei käytännön kokeilla ja arvioida tätä)
Mikä on paras käytäntö minun tilanteessa, että voisin vain esittää erilaisia 200000 kokonaislukujen vaan id oikeastaan aika ei!