Yhteenveto rajoitukset

D

Dr_MS

Guest
Hei,

Voisiko joku kertoa minulle lisää synteesi komentojen set_max_transition, set_clock_uncertainty ja set_load.Erityisesti siitä, miten niitä voidaan arvioida ja submicron tekniikoita.Kiitos jo etukäteen.

 
Tarkista piukka doc tai Synopsys käyttöohje yksityiskohtaisesti

 
set_max_transition: se on yksi suunnittelun sääntöä, se rajoittaa max siirtyminen kerran kelloa;
set_clock_uncertainty: sen osuus clock skew;
set_load: Lavastus kuormitus määritteen arvo on määritetty satamien ja verkot.

 
Dr_MS kirjoitti:

Hei,Voisiko joku kertoa minulle lisää synteesi komentojen set_max_transition, set_clock_uncertainty ja set_load.
Erityisesti siitä, miten niitä voidaan arvioida ja submicron tekniikoita.
Kiitos jo etukäteen.
 
set_max_transition: se on yksi suunnittelun sääntöä, se rajoittaa max siirtymätalouden panos suunnitteluun (mieluiten se olisi pieni);
set_clock_uncertainty: se s epävarmuutta kuten Jitter, clock skew;
set_load: Asettaa kuormitus määritteen arvo tuotoksista becoz tuotosta sen kuorman kapasitanssi.

 
Nykyinen synteesin avulla voi arvioida post asettelua pitkä lanka viive erittäin hyvin submicron tekniikoita.

set_max_transition: vähemmän voi pakottaa synteesin avulla voidaan lisätä puskureista minimoidaan RC viive raskaan ladattu singal.
set_clock_uncertainty: suurempi määrä voi lisätä asennuksen aikana marginaali auttaa voittamaan vaikeudet wilre viivästymisen arvio;
set_load: suurempi määrä voi pakottaa synteesin avulla huolehtia tuotannon puskuroida ja paikallisten puskuroida erikseen signaalia.

Joskus RTL koodaus muutos on auttaa jälkeisiä layout pitkä lanka viipymättä asiasta.

 
Kaikki nämä rajoitukset ovat tiiviissä yhteydessä oman suunnittelun, joten kun asetat ne sinun pitäisi ensinnäkin tietää mallin spec

 
Tämä voi auttaa sinua vähän ......

kaikki parhaat ......
Anteeksi, mutta sinun täytyy kirjautua nähdäksesi tämän liitteen

 

Welcome to EDABoard.com

Sponsor

Back
Top